000 01829nam a2200253 a 4500
003 AR-LpUFIB
005 20250311170232.0
008 230201s2007 xx o 000 0 spa d
024 8 _aDIF-M2206
_b2290
_zDIF002107
040 _aAR-LpUFIB
_bspa
_cAR-LpUFIB
100 1 _aVillagarcía Wanza, Horacio Alfredo
245 1 0 _aArquitectura de Computadoras. Curso 2007
260 _a[S.l.]:
_b[S.n.],
_c2007
300 _aDatos electrónicos (3 archivos : 29 KB, 3.1 MB, 66 KB)
505 0 _a Programa de estudio. || Teorías. Clase 1. [Repaso]. Anexo clase 1. Pasaje de parámetros | Clase 2. Interrupciones. Anexo clase 2. Registros del PIC (MSX88) | Clase 3. Entrada/Salida. Anexo clase 3. E/S y MSX88 | Clase 4. Acceso directo a memoria (DMA). Canales de E/S | Clase 5. Segmentación de instrucciones. Anexo clase 5. Simulador WINMIPS64 | Clase 6. RISC. Computadoras de repertorio reducido de instrucciones. Anexo clase 6. Dependencias y el simulador winmips64 | Clase 7. Memoria cache | Clase 8. Procesadores superescalares y procesamiento paralelo | Clase 9. Buses del sistema. || Prácticas: Práctica 1. Subrutinas y pasaje de parámetros | Práctica 2. Interrupciones | Práctica 3. Entrada/Salida | Práctica 4. -- Acceso directo a memoria (DMA) | Práctica 5. Procesador RISC (parte 1) | Práctica 6. Procesador RISC (parte 2). -- Para más información consultar -- Arquitectura de Computadoras. Curso 2006.
534 _aCarreras: Lic. en Informática (Plan 2003), Lic. en Sistemas (Plan 2003) -- Año: 1o. -- Duración: semestral.
650 4 _aARQUITECTURA DE COMPUTADORAS
650 4 _aORGANIZACIÓN DE COMPUTADORAS
700 1 _aOrellana, Enrique
700 1 _aCastro, Néstor
700 1 _aRunco, Jorge Marcelo
856 4 0 _u http://catalogo.info.unlp.edu.ar/meran/getDocument.pl?id=1254
942 _cMD
999 _c52010
_d52010