000 01854nam a2200253 a 4500
003 AR-LpUFIB
005 20250311170258.0
008 230201s2010 xx o 000 0 spa d
024 8 _aDIF-M2991
_b3091
_zDIF002900
040 _aAR-LpUFIB
_bspa
_cAR-LpUFIB
100 1 _aVillagarcía Wanza, Horacio Alfredo
245 1 0 _aArquitectura de Computadoras. Curso 2010
260 _a[S.l.]:
_b[S.n.],
_c2010
300 _aDatos electrónicos (3 archivos : 199 KB, 4 MB, 631 KB)
505 0 _a Programas de estudio Lic. en Informática y Lic. en Sistemas (Planes -- 2003/2007). || Teorías: Clase 1. [Repaso]. Anexo clase 1: Pasaje de parámetros | Clase -- 2. Interrupciones. Anexo clase 2: Ejercicios de la práctica 2 y el simulador MSX88 | -- Clase 3. Entrada/Salida | Clase 4. Acceso directo a memoria (DMA). Canales de E/S | -- Clase 5. Segmentación de instrucciones. Anexo clase 5. Simulador WINMIPS64 | Clase 6. -- RISC. Computadoras de repertorio reducido de instrucciones. Anexo clase 6. Dependencias -- y el simulador winmips64 | Clase 7. Memoria cache | Clase 8. Procesadores superescalares -- y procesamiento paralelo | Clase 9. Buses del sistema. || Prácticas: Práctica 1. -- Subrutinas y pasaje de parámetros | Práctica 2. Interrupciones | Práctica 3. -- Entrada/Salida y DMA | Práctica 4. Procesador RISC (parte 1) | Práctica 5. Procesador -- RISC (parte 2) | Práctica 6. Procesador RISC (parte 3).
534 _aCarreras: Lic. en Informática (Planes 2003/2007), Lic. en Sistemas (Planes 2003/2007) -- Año: 1º -- Duración: semestral.
650 4 _aORGANIZACIÓN DE COMPUTADORAS
650 4 _aARQUITECTURA DE COMPUTADORAS
700 1 _aRunco, Jorge Marcelo
700 1 _aCastro, Néstor
700 1 _aOrellana, Enrique
856 4 0 _u http://catalogo.info.unlp.edu.ar/meran/getDocument.pl?id=1257
942 _cMD
999 _c52763
_d52763